タイミングエラーへの...

タイミングエラーへの耐性を持つフリップフロップ設計 (VLSI設計技術 ; デザインガイア2014 : VLSI設計の新しい大地)

Icons representing 記事

タイミングエラーへの耐性を持つフリップフロップ設計

(VLSI設計技術 ; デザインガイア2014 : VLSI設計の新しい大地)

Call No. (NDL)
Z16-940
Bibliographic ID of National Diet Library
025982813
Material type
記事
Author
鈴木 大渡ほか
Publisher
東京 : 電子情報通信学会
Publication date
2014-11
Material Format
Paper
Journal name
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報 114(328):2014.11.26-28
Publication Page
p.45-50
View All

Bibliographic Record

You can check the details of this material, its authority (keywords that refer to materials on the same subject, author's name, etc.), etc.

Paper

Material Type
記事
Author/Editor
鈴木 大渡
史 又華
戸川 望 他
Alternative Title
Design of Flip-Flop with Timing Error Tolerance
Periodical title
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報
No. or year of volume/issue
114(328):2014.11.26-28
Volume
114
Issue
328