国立国会図書館サーチ(NDL SEARCH)
検索を開く
メニューを開く
検索
ヘルプ
ログイン
ヘルプ
ログイン
雑誌
電子情報通信学会技術研究報告 : 信学技報
巻号
100(468)-100(473) 20001100-20001100
記事
しきい論理に基づく再...
しきい論理に基づく再構成可能デバイスの可変論理部 (デザインガイヤ2000 ; VLSIの設計/検証/テスト及び一般)
記事を表すアイコン
しきい論理に基づく再構成可能デバイスの可変論理部
(デザインガイヤ2000 ; VLSIの設計/検証/テスト及び一般)
国立国会図書館請求記号
Z16-940
国立国会図書館書誌ID
5602843
資料種別
記事
著者
青山 一生ほか
出版者
東京 : 電子情報通信学会
出版年
2000-11-30
資料形態
紙
掲載誌名
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報 100(473) 2000.11.30
掲載ページ
p.41~46
すべて見る
書誌情報
この資料の詳細や典拠(同じ主題の資料を指すキーワード、著者名)等を確認できます。
書誌情報を出力
紙
資料種別
記事
タイトル
しきい論理に基づく再構成可能デバイスの可変論理部
著者・編者
青山 一生
澤田 宏
名古屋 彰 他
シリーズタイトル
デザインガイヤ2000 ; VLSIの設計/検証/テスト及び一般
著者標目
青山 一生
澤田 宏
名古屋 彰
タイトル(掲載誌)
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報
巻号年月日等(掲載誌)
100(473) 2000.11.30
掲載巻
100
掲載号
473
掲載ページ
41~46
掲載年月日(W3CDTF)
2000-11-30
ISSN(掲載誌)
0913-5685
ISSN-L(掲載誌)
0913-5685
出版事項(掲載誌)
東京 : 電子情報通信学会
出版地(国名コード)
JP
本文の言語コード
jpn
件名標目
しきい素子
ニューロンMOS
データ保持
メモリ
reconfigurable device
reconfigurable logic element
threshold gate
neuron MOS
date storage
memory
NDLC
ZN33
対象利用者
一般
レポート番号(雑誌記事)
VLD2000-76
所蔵機関
国立国会図書館
請求記号
Z16-940
連携機関・データベース
国立国会図書館 : 国立国会図書館雑誌記事索引
https://ndlsearch.ndl.go.jp
書誌ID(NDLBibID)
5602843
http://id.ndl.go.jp/bib/5602843
整理区分コード
632
もっと見る