2.8GFLOPS,36Mポリゴン/sのFPUを搭載するデジタル家電向け組込みプロセッサコア (VLSI一般(ISSCC2004特集))

記事を表すアイコン

2.8GFLOPS,36Mポリゴン/sのFPUを搭載するデジタル家電向け組込みプロセッサコア

(VLSI一般(ISSCC2004特集))

国立国会図書館請求記号
Z16-940
国立国会図書館書誌ID
6995132
資料種別
記事
著者
荒川 文男ほか
出版者
東京 : 電子情報通信学会
出版年
2004-05-21
資料形態
掲載誌名
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報 104(67) 2004.5.21
掲載ページ
p.13~18
すべて見る

全国の図書館の所蔵

国立国会図書館以外の全国の図書館の所蔵状況を表示します。

所蔵のある図書館から取寄せることが可能かなど、資料の利用方法は、ご自身が利用されるお近くの図書館へご相談ください

その他

  • CiNii Research

    検索サービス
    連携先のサイトで、CiNii Researchが連携している機関・データベースの所蔵状況を確認できます。

書誌情報

この資料の詳細や典拠(同じ主題の資料を指すキーワード、著者名)等を確認できます。

資料種別
記事
著者・編者
荒川 文男
小沢 基一
西井 修 他
シリーズタイトル
タイトル(掲載誌)
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報
巻号年月日等(掲載誌)
104(67) 2004.5.21
掲載巻
104
掲載号
67
掲載ページ
13~18